

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、為了應(yīng)對(duì)未來(lái)戰(zhàn)爭(zhēng)中復(fù)雜環(huán)境,雷達(dá)需要在技術(shù)和體制上不斷革新。將雷達(dá)陣列技術(shù)和數(shù)字技術(shù)進(jìn)行完美結(jié)合,便產(chǎn)生了一種全新概念的數(shù)字陣列雷達(dá)。高性能數(shù)字陣列雷達(dá)的出現(xiàn)對(duì)信號(hào)處理器的硬件平臺(tái)和軟件實(shí)現(xiàn)都提出了高要求。
本文介紹了HPRF-PD數(shù)字陣列雷達(dá)的組成及工作原理,針對(duì)系統(tǒng)需求,提出了采用TI高性能多核DSP芯片TMS320C6678和XILINX高性能芯片XC7K325T構(gòu)建的基于DSP+FPGA架構(gòu)的高脈沖重復(fù)頻率脈沖多普勒(
2、HPRF-PD)數(shù)字陣列雷達(dá)信號(hào)處理器實(shí)現(xiàn)方案,完成了該信號(hào)處理器硬件的原理圖設(shè)計(jì)、印制板圖設(shè)計(jì)、安裝和調(diào)試、測(cè)試。并且,在該硬件平臺(tái)上,完成了基于多核DSP的HPRF-PD數(shù)字陣列雷達(dá)信號(hào)處理器軟件編程、調(diào)試和測(cè)試,通過(guò)核間通信以及共享變量等多核通信手段,實(shí)現(xiàn)了整個(gè)雷達(dá)信號(hào)處理器的任務(wù)控制、高速數(shù)據(jù)交互、實(shí)時(shí)信號(hào)處理和結(jié)果顯示等一系列任務(wù)。
在信號(hào)處理器的硬件平臺(tái)上對(duì)DSP各個(gè)信號(hào)處理模塊進(jìn)行了調(diào)試,并結(jié)合實(shí)驗(yàn)室現(xiàn)有的專(zhuān)用雷
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- HPRF-pD雷達(dá)抗拖曳式干擾信號(hào)處理器的多核DSP實(shí)現(xiàn).pdf
- 基于Zedboard的PD雷達(dá)數(shù)字信號(hào)處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于多核處理器的機(jī)載PD雷達(dá)信號(hào)處理算法設(shè)計(jì).pdf
- 基于時(shí)分復(fù)用的PD雷達(dá)數(shù)字信號(hào)處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于多核DSP的陣列信號(hào)處理研究與實(shí)現(xiàn).pdf
- 基于多核DSP的雷達(dá)信號(hào)處理板研制.pdf
- 數(shù)字陣列雷達(dá)DBF處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA+DSP的某監(jiān)控雷達(dá)信號(hào)處理器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于多核處理器的雷達(dá)信號(hào)實(shí)時(shí)處理系統(tǒng)研究.pdf
- 數(shù)字陣列雷達(dá)DBF處理器的降秩算法研究與實(shí)現(xiàn).pdf
- 基于6678多核DSP的相位編碼雷達(dá)信號(hào)處理.pdf
- 數(shù)字陣列雷達(dá)DBF處理器的設(shè)計(jì)與系統(tǒng)測(cè)試.pdf
- 數(shù)字陣列雷達(dá)信號(hào)處理研究及實(shí)現(xiàn).pdf
- 基于多核DSP與FPGA的雷達(dá)信號(hào)處理板設(shè)計(jì).pdf
- 數(shù)字陣列雷達(dá)信號(hào)處理機(jī)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 多核處理器在機(jī)載雷達(dá)實(shí)時(shí)信號(hào)處理的工程應(yīng)用.pdf
- 基于多核DSP的實(shí)時(shí)雷達(dá)信號(hào)處理平臺(tái)設(shè)計(jì).pdf
- 基于數(shù)字信號(hào)處理器的振動(dòng)信號(hào)預(yù)處理研究與實(shí)現(xiàn).pdf
- 二次雷達(dá)應(yīng)答信號(hào)處理器中DSP的算法設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高性能數(shù)字信號(hào)處理器(16位定點(diǎn)DSP)設(shè)計(jì)與研制.pdf
評(píng)論
0/150
提交評(píng)論