基于SOPC的心電檢測(cè)分析系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf_第1頁(yè)
已閱讀1頁(yè),還剩67頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、針對(duì)目前心電監(jiān)護(hù)設(shè)備微型化、實(shí)時(shí)性、高采樣率、大存儲(chǔ)量等實(shí)際需求,采用了一種基于SOPC技術(shù)的心電檢測(cè)分析系統(tǒng)的設(shè)計(jì)。將DSP和MCU的功能集成在一塊FPGA上,在FPGA內(nèi)部實(shí)現(xiàn)多路心電信號(hào)的并行處理,由SD卡記錄較長(zhǎng)時(shí)間的連續(xù)心電信號(hào),并實(shí)現(xiàn)心電信號(hào)的實(shí)時(shí)處理和心率異常的預(yù)警等擴(kuò)展功能。
  論文首先提出了運(yùn)用FPGA來(lái)實(shí)現(xiàn)心電信號(hào)數(shù)字信號(hào)處理算法的設(shè)計(jì)方法,包括了低通濾波器設(shè)計(jì)、簡(jiǎn)單整系數(shù)梳狀濾波器的設(shè)計(jì)、檢測(cè) R波并計(jì)算心

2、率的FPGA模塊設(shè)計(jì)。充分利用了FPGA并行數(shù)據(jù)處理的優(yōu)點(diǎn)來(lái)實(shí)現(xiàn)多路心電數(shù)據(jù)的并行處理分析。
  然后給出了基于Avalon總線自定制從設(shè)備外設(shè)的設(shè)計(jì)方案,實(shí)現(xiàn)了數(shù)據(jù)采集控制、數(shù)據(jù)處理以及LCD控制器模塊。將多路數(shù)據(jù)的采集控制和數(shù)字信號(hào)處理模塊集成到一個(gè)同步電路模塊中,不僅可以提高多路數(shù)據(jù)的并行處理能力,還增加了控制電路的可靠性。
  最后將已經(jīng)實(shí)現(xiàn)的各個(gè)功能模塊和其他外部接口加到Avalon總線上來(lái),構(gòu)成一個(gè)基于Nios

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論