視頻解碼器設計及優(yōu)化策略研究.pdf_第1頁
已閱讀1頁,還剩77頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、隨著多媒體壓縮技術和傳輸技術的發(fā)展,視頻解碼器在人們生活中的應用越來越廣泛。視頻編解碼技術的發(fā)展使得視頻的壓縮效率成倍地增加,但是隨之帶來的是實現(xiàn)的高復雜度。 另一方面,隨著VLSI設計技術的發(fā)展,芯片的集成度越來越高,尤其對于視頻編解碼芯片來說,系統(tǒng)的設計規(guī)模和復雜度大大增加。而在實際的設計當中,設計者往往不可能將芯片設計做地一步到位,要設計出一塊高質量、高性價比的芯片,必須對芯片進行優(yōu)化設計。 本文從結構設計學和方法

2、論的角度,對視頻解碼器的優(yōu)化設計做了三方面的研究:系統(tǒng)級的優(yōu)化、模塊級的優(yōu)化和電路級的優(yōu)化。 視頻解碼系統(tǒng)層的優(yōu)化設計主要包含對模塊互連結構、數(shù)據存儲結構以及SDRAM總線結構等幾個方面的設計。首先,在分析比較各種數(shù)據通路和控制通路性能的基礎上,本文采用了混合控制方法來協(xié)調各個模塊的工作,使AVS視頻解碼系統(tǒng)能夠高效運行。其次,通過分析模塊內部的數(shù)據處理速率、數(shù)據處理單位、數(shù)據生存周期提出可以減小緩存大小、便于控制的本地緩存結構

3、;對于模塊間的數(shù)據存儲采用了更節(jié)省面積的乒乓結構;在充分考慮了SDRAM的物理特性的基礎上,提出了數(shù)據存放的約束條件,提高了數(shù)據存儲速度。最后,在最優(yōu)的存儲結構的基礎上,采用了最節(jié)省硬件電路面積的TokenRing的總線調度策略。 在模塊級的優(yōu)化設計中,對可重構的優(yōu)化技術進行了研究,作為實例,本文詳細討論了可重構技術在AVS幀內預測模塊中的應用;此外,本文對基于運算單元的可復用技術進行了深入分析,并運用該技術的設計方法對碼流解析

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論