DVB-T接收芯片的設計與開發(fā).pdf_第1頁
已閱讀1頁,還剩78頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、本文主要針對現(xiàn)有的DVB-T地面?zhèn)鬏敇藴侍岢鱿鄳母倪M方案,設計并實現(xiàn)了一套基于FPGA的DVB-T數(shù)字接收端的系統(tǒng)解決方案。本文首先介紹了數(shù)字通信的相關原理,然后從算法上對DVB-T系統(tǒng)的移動接收和傳輸提出改進意見,對于關鍵算法提出了幾種改進方案并用硬件描述語言Verilog HDL實現(xiàn)了部分模塊和算法,最后對實現(xiàn)的DVB-T接收機進行功能仿真,測試并綜合。在整個項目設計過程中主要進行了如下工作:1、同時用查表法和迭代法設計了BCH(

2、67,53)碼,比較了兩種算法各自的優(yōu)勢與缺點。然后分別改進了查表法和迭代法。使改進后的查表法的表容量減少了97.2%,改進后的迭代法的硬件結構異常簡單,且運算速度大大提高。最后對兩種算法分別進行了邏輯綜合,并再次比較了兩種算法的優(yōu)劣。2、用迭代法設計了RS(204,188)碼譯碼器,采用的是一種串行無逆的BM迭代方法改進了譯碼的算法,避免了有限域求逆,大大降低了硬件設計的復雜度。3、設計了數(shù)字下變頻器,分析并計算出中頻的采樣頻率。介紹

3、了兩種離散的三角函數(shù)的硬件實現(xiàn)方法,一種是實時計算的Cordic,另一種是查表法,并將查表法應用于數(shù)字下變頻器中NCO的設計當中。改進了NCO的設計,使NCO中的三角函數(shù)表資源節(jié)省了75%。4、改進了有限域求逆的算法,與常用的Fermat方法比較,節(jié)省87%左右的門資源。5、根據(jù)DVB-T的協(xié)議完成了比特交織,幀同步等模塊的RTL級描述。6、介紹了一種層次化的基于模塊重用的系統(tǒng)驗證模型,列舉了驗證語言。以RS模塊為例,介紹了單模塊仿真的

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論