

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、鎖相環(huán)頻率合成器現(xiàn)在日益廣泛地應(yīng)用于通訊、微處理器系統(tǒng)中,并且隨著集成電路的發(fā)展以及SOC技術(shù)的出現(xiàn),己經(jīng)成為超大規(guī)模集成電路中不可或缺的模塊。特別是無(wú)線通訊、高速處理器等領(lǐng)域,對(duì)鎖相環(huán)電路的性能提出了越來(lái)越高的要求,鎖相環(huán)電路工作在高速環(huán)境下己成為當(dāng)前的一大挑戰(zhàn)。
本文在對(duì)鎖相技術(shù)的發(fā)展歷史和研究現(xiàn)狀調(diào)查的基礎(chǔ)上,從鎖相系統(tǒng)的工作原理入手,分析了鎖相環(huán)的數(shù)學(xué)模型。隨后分析了鎖相環(huán)穩(wěn)定性、動(dòng)態(tài)特性和噪聲特性,得出了系統(tǒng)環(huán)路
2、參數(shù)選擇的原則,為后續(xù)電路設(shè)計(jì)和版圖設(shè)計(jì)奠定理論基礎(chǔ)。然后在電路結(jié)構(gòu)上分析了傳統(tǒng)電路實(shí)現(xiàn)的優(yōu)缺點(diǎn),并采用新的電路結(jié)構(gòu)。主要有采用新的PFD電路結(jié)構(gòu),該結(jié)構(gòu)避免了為消除死區(qū)效應(yīng)而加大reset控制信號(hào)延遲時(shí)間所帶來(lái)的丟掉時(shí)鐘沿現(xiàn)象:采用新的電荷泵結(jié)構(gòu),用電阻代替?zhèn)鹘y(tǒng)的MOS管,消除了閃爍噪聲帶來(lái)的影響;采用全差分regulator代替?zhèn)鹘y(tǒng)的單端regulator,進(jìn)一步減小電源噪聲對(duì)VCO造成的影響:采用高速DFF和低速DFF相結(jié)合的方式
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- CMOS高速低抖動(dòng)鎖相環(huán)的研究設(shè)計(jì).pdf
- 高速低抖動(dòng)CMOS鎖相環(huán)電路設(shè)計(jì).pdf
- CMOS高速低抖動(dòng)鎖相環(huán)的設(shè)計(jì)和實(shí)現(xiàn).pdf
- 高速低抖動(dòng)全數(shù)字鎖相環(huán)的設(shè)計(jì)研究.pdf
- 低抖動(dòng)CMOS電荷泵鎖相環(huán)研究與設(shè)計(jì).pdf
- 鎖相環(huán)用新型全差分CMOS電荷泵設(shè)計(jì).pdf
- 抗輻照低抖動(dòng)鎖相環(huán)設(shè)計(jì).pdf
- 低抖動(dòng)延遲鎖相環(huán)的研究.pdf
- 低抖動(dòng)自校準(zhǔn)鎖相環(huán)設(shè)計(jì).pdf
- 低抖動(dòng)鎖相環(huán)設(shè)計(jì)及應(yīng)用.pdf
- 基于CMOS工藝的低雜散低抖動(dòng)鎖相環(huán)的研究與設(shè)計(jì).pdf
- 基于全差分環(huán)形振蕩器的CMOS鎖相環(huán)設(shè)計(jì).pdf
- 高精度占空比低抖動(dòng)鎖相環(huán)設(shè)計(jì)
- 寬頻率范圍低抖動(dòng)鎖相環(huán)設(shè)計(jì).pdf
- 高精度占空比低抖動(dòng)鎖相環(huán)設(shè)計(jì).pdf
- 一種低抖動(dòng)的高速鎖相環(huán)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 電源噪聲引起CMOS鎖相環(huán)的周期抖動(dòng)研究.pdf
- 一種全差分高速鎖相環(huán)電路的設(shè)計(jì)與實(shí)現(xiàn).pdf
- CMOS高速可調(diào)頻鎖相環(huán)設(shè)計(jì).pdf
- 全差分電荷泵鎖相環(huán)的研究與設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論