基于TDC技術的TDI型CIS中列級ADC的研究與設計.pdf_第1頁
已閱讀1頁,還剩65頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、時間延時積分(TDI)型CMOS圖像傳感器是一種特殊的線陣圖像傳感器,在高速掃描狀態(tài)下可獲得比傳統(tǒng)線陣圖像傳感器更高的信噪比和靈敏度,在空間成像、醫(yī)學成像和工業(yè)監(jiān)測等領域具有極其重要的應用價值。ADC作為TDI型CMOS圖像傳感器中模數(shù)轉換的橋梁,其設計要滿足CMOS圖像傳感器大像素陣列以及快速成像的發(fā)展趨勢。目前應用在 CMOS圖像傳感器中的 ADC有三種類型:像素級ADC、芯片級ADC和列級ADC。其中列級ADC對轉換速度、芯片面積

2、以及功率損耗進行了良好的折衷,更適合應用于高分辨率高幀頻的CMOS圖像傳感器中。所以本文對用于TDI型CMOS圖像傳感器的列級ADC進行了研究與設計。
  首先,本文通過對比CMOS圖像傳感器中幾種常用的列級ADC結構,創(chuàng)新性地提出了一種基于兩步TDC技術實現(xiàn)的10-bit單斜ADC,其轉換過程被分為ATC和TDC兩部分。在ATC中,斜坡發(fā)生器采用電流源對電容放電的結構實現(xiàn)以保證斜坡的時間精度,比較器則通過三級級聯(lián)實現(xiàn)以消除失調帶

3、來的影響。在TDC中,本文采用兩步量化法實現(xiàn),其中通過門控環(huán)形振蕩器和計數(shù)器實現(xiàn)6-bit的粗量化以節(jié)省面積,通過游標卡尺延遲線實現(xiàn)4-bit的細量化以保證較高的精度和速度。其次,為了消除兩步TDC中由于粗細量化的延遲時間不匹配所造成的誤差影響,本文還特別地提出了一種矯正電路,其克服了傳統(tǒng)方法中通過加倍細量化面積或者細量化時間來實現(xiàn)矯正的不足,以更簡單的電路結構完成了對粗細量化間傳輸延時誤差的矯正。隨后,對系統(tǒng)中各個模塊提出了具體的設計

4、方法,主要包括斜坡信號發(fā)生器、比較器、門控環(huán)形振蕩器、游標卡尺延遲線及外圍電路等部分。最后進行了版圖設計并仿真驗證。
  設計采用0.18μm CMOS工藝,電路中的模擬部分和數(shù)字部分分別由3.3V和1.8V電壓供電,每列功耗為232μW。通過后仿表明,在2MS/s的轉換速率下,ADC校正前的SNDR和SFDR被限制在了41.52dB和67.64dB,而經(jīng)過校正后,其SNDR和SFDR被提升到了60.89dB和79.98dB,有效

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論