基于FPGA的電力諧波分析儀的設計與實現.pdf_第1頁
已閱讀1頁,還剩79頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、電網中的諧波污染日益嚴重,給電網和用電設備造成了極大的危害。對電網中的諧波進行正確測量是抑制諧波危害的前提。因此,對電網中的諧波進行實時檢測和分析,將具有重要的理論和工程意義。
  目前,諧波分析系統(tǒng)多采用雙處理器的硬件架構設計,可以較好地滿足檢測算法中復雜運算,以及系統(tǒng)控制的需要,但是這種電路結構設計復雜,處理器之間需要通過片外總線實現通信,數據交換速度受到限制,且處理器內部的數據處理依靠串行執(zhí)行指令來完成,處理速度受流水線限制

2、。為了提高系統(tǒng)速度,提出了一種基于FPGA和SOPC技術的諧波信號采集和處理系統(tǒng)的解決方案。該方案中,前端的諧波采集和處理使用硬件實現,充分了發(fā)揮硬件加速的優(yōu)勢;利用FPGA中的NiosⅡ軟核處理器對處理后的數據做進一步運算和控制,該過程在FPGA片內總線上完成,解決了數據傳輸的瓶頸,充分發(fā)揮了硬件設計的高速性和NiosⅡ軟核處理器控制的靈活性。
  本文采用芯片AD7606,運放OPA2227,電流電壓傳感器等完成了諧波信號的采

3、集和調理電路的設計。然后運用Verilog HDL硬件描述語言對前端的諧波采集和處理進行了硬件實現,主要包括AD芯片驅動和采樣的實現,對采樣數據加Blackman窗的實現,局部流水線結構的浮點FFT運算模塊的實現等,并使用Modelsim對上述硬件模塊進行了時序仿真驗證。為了進一步完成相關運算和控制,引入NiosⅡ軟核處理器,并在軟核處理器上進行軟件的編寫,完成了總體的調度,FFT運算結果的讀取,雙峰插值算法,以及諧波參數的計算。為了進

4、行人機交互,完成了LTM IP核的設計,并將其掛接在軟核處理器的總線上,使其能夠主動讀取相應的顯示信息。最后,在DE2-70開發(fā)板進行了驗證,實現了諧波檢測系統(tǒng)。
  最后對系統(tǒng)進行了相關的分析和測試。在100MHz時鐘下,前端的處理模塊可以在77us內完成一次1024點浮點FFT運算,NiosⅡ軟核處理器能在78ms完成1路諧波信號的插值和諧波參數計算,在實際應用中,系統(tǒng)能夠滿足實時檢測的需求。對系統(tǒng)進行的相關分析和測試表明,系

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論