

已閱讀1頁,還剩66頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、近年來企業(yè)和個人大量使用基于嵌入式技術的信息產(chǎn)品進行信息處理,數(shù)據(jù)安全問題日益突出?,F(xiàn)有一些應用中的加密解決方式還不盡如人意,主要體現(xiàn)在成本及體積上難于滿足嵌入式系統(tǒng)解決方案的要求。通過設計、使用高級加密標準專用集成電路芯片則能較好的解決此問題。因此,有必要針對低端信息處理系統(tǒng)對加密安全芯片的需求設計一種適用于低端數(shù)字信息處理系統(tǒng)的高級加密標準加密專用集成電路芯片。芯片要求具有低成本、小體積的特點,能提供多種加密模式供動態(tài)選擇使用,且接
2、口簡單、方便互連。
本文論述了高級加密標準(AES)算法(Rijndael算法)的實現(xiàn)原理。對各種具體優(yōu)化實現(xiàn)方式進行了分析,提出了一種串行接口的AES加解密電路設計方案,該電路支持運行期動態(tài)配置工作模式。所設計的系統(tǒng)使用Verilog描述語言進行分層描述。同時,本文研究了常用數(shù)字專用集成電路設計方法及設計流程?;?5nmCMOS工藝標準單元庫實現(xiàn)了可配置工作模式的串行接口AES加解密芯片版圖設計。該芯片使用較少的硬件資
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 面向AES加密的可配置處理器設計及實現(xiàn).pdf
- 基于AES算法的加密芯片的研究與設計.pdf
- 可配置的AES算法IP核研究與實現(xiàn).pdf
- 可配置的AES密碼算法的VLSI設計.pdf
- 基于先進加密標準(AES)算法的加密芯片設計.pdf
- SoC芯片中AES加密模塊的設計與實現(xiàn).pdf
- 智能可配置LED芯片的設計.pdf
- 點數(shù)可配置的FFT處理芯片設計研究.pdf
- 基于RSA和AES混合算法的加密芯片設計.pdf
- aes加密
- 可配置橢圓曲線加密系統(tǒng)的VLSI實現(xiàn)研究.pdf
- 可配置32bit定點FFT處理器芯片設計.pdf
- aes課程設計報告--aes加密解密的實現(xiàn)
- AES加密算法的研究與IP核設計實現(xiàn).pdf
- 基于AES加密IP核智能卡研究與設計.pdf
- IDEA加密芯片的研究與設計.pdf
- 動態(tài)可配置分離Cache的研究與設計.pdf
- 高精度可配置多串鋰電池保護芯片的設計.pdf
- 高速可配置FPGA I-O研究與設計.pdf
- AES加密算法及其IC設計方法研究.pdf
評論
0/150
提交評論