高性能浮點DSP教學(xué)實驗平臺的研究與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩87頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、數(shù)字信號處理器(DSP)自誕生以來,得到了飛速發(fā)展,在通信、航空航天、醫(yī)療、工業(yè)控制方面得到了廣泛的應(yīng)用。面對社會和市場的需求,DSP的推廣和普及勢在必行。高校必須開設(shè)以新型DSP處理器為核心的實驗課程,使學(xué)生能夠運(yùn)用高性能DSP處理器,掌握最新科技成果,改變相對于DSP快速發(fā)展的落后現(xiàn)狀。
   國內(nèi)雖然有一些公司提供了一些基于新型DSP的實驗系統(tǒng),但此類教學(xué)系統(tǒng)外設(shè)配置不完善、應(yīng)用范圍小、價格昂貴,很難應(yīng)用于教學(xué),不適合作為

2、教學(xué)實驗系統(tǒng)。為了加強(qiáng)高校中DSP技術(shù)實驗教學(xué),本文研究并設(shè)計了基于TMS320C6722的浮點DSP教學(xué)實驗系統(tǒng)。此系統(tǒng)以TMS320C6722浮點DSP為數(shù)據(jù)處理核心,以STM32F103ZET6ARM協(xié)處理器為控制核心,輔以其它模擬器件,從通用性的角度設(shè)計,不僅能夠?qū)崿F(xiàn)A/D、D/A、DDS、音頻等器件的控制,而且可以模擬實現(xiàn)高速鐵路軌道信號的發(fā)送與解調(diào)。
   本文首先分析了目前國內(nèi)外DSP技術(shù)的發(fā)展?fàn)顩r,提出了設(shè)計實驗

3、系統(tǒng)的必要性;其次闡述了整個實驗系統(tǒng)的硬件結(jié)構(gòu),在研究了雙CPU的原理和特點的基礎(chǔ)上,詳細(xì)分析了硬件電路的設(shè)計思想和方法。再次,針對系統(tǒng)要實現(xiàn)的控制功能,詳細(xì)分析了控制單元的程序設(shè)計,包括DDS、液晶、鍵盤的控制和CPU之間通信的協(xié)議;另外,針對TMS320C6722的特點,本文設(shè)計了一些具有創(chuàng)新性的綜合實驗,包括A/D,D/A、音頻器件的控制和一些算法(FIR、FFT、卷積),并針對具體的器件,提出了器件的配置方法、軟件編寫的注意事項

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論