片上網絡的串擾分析及控制方法.pdf_第1頁
已閱讀1頁,還剩65頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、隨著超深亞微米技術的發(fā)展,在一塊芯片上所能集成的處理器數目將越來越多,而傳統的基于總線結構的片上通信方式將逐漸不能滿足片上多處理器之間數據的通信要求。為了解決這個問題,片上網絡(Network on Chip,NoC)作為一種新的解決途徑被提了出來,并成為解決復雜多處理器系統中數據通信問題的重要方法,也是相關領域的前沿和研究的熱點。
   在此研究背景下,本文對片上網絡中的信號串擾及差錯控制問題進行了深入研究。首先詳細闡述了芯片

2、內部產生串擾的原因和類型,在總結了深亞微米下互連總線的串擾延時估計模型的基礎上,分析了片上網絡的信號串擾對整個芯片性能的影響。接著,本文分析了串擾控制編碼和差錯控制編碼的原理及類型,重點研究了兩者的結合在NoC中的應用。通過對幾類串擾控制編碼+差錯控制編碼在冗余總線的開銷、糾錯性能以及延時改進等方面的仿真和分析,說明其中的DAP碼不僅能夠糾正一位錯碼,而且能夠降低最壞情況下的延時,將其應用在NoC中,可以實現可靠性和延時的良好折中。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論