12位80MHz電流舵數(shù)模轉(zhuǎn)換器設(shè)計.pdf_第1頁
已閱讀1頁,還剩107頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、數(shù)模轉(zhuǎn)換器是數(shù)字世界和模擬世界的橋梁,是許多數(shù)字信號處理系統(tǒng)的關(guān)鍵模塊。處理器的飛速發(fā)展極大的提高了數(shù)字信號處理的速度和精度,同時也給數(shù)模轉(zhuǎn)換器的速度和精度提出了更高的要求。近年來便攜式設(shè)備快速發(fā)展,數(shù)模轉(zhuǎn)換器的功耗要求越來越苛刻。高速高精度低功耗數(shù)模轉(zhuǎn)換器的研究已經(jīng)成為集成電路設(shè)計的重要方向之一。
   本文設(shè)計了一個基于TSMC0.13μ m Mixed-Siganl SALICIDE1P8M(1.2V/2.5V)CMOS工

2、藝的12位80MHz電流舵數(shù)模轉(zhuǎn)換器。首先通過比較DAC的不同結(jié)構(gòu),對DAC的線性度和芯片面積進(jìn)行折中,選擇采用7+5分段式電流舵結(jié)構(gòu)實現(xiàn),然后分析和設(shè)計了帶隙基準(zhǔn)、電壓電流轉(zhuǎn)換器、電流源陣列、鎖存器、溫度計碼譯碼電路和電流源驅(qū)動電路等內(nèi)部關(guān)鍵單元。為了驗證設(shè)計的DAC各個模塊的功能,對DAC的各個模塊進(jìn)行了仿真驗證,仿真結(jié)果表明設(shè)計的各個模塊滿足設(shè)計要求。
   最后介紹了DAC的版圖設(shè)計,包括DAC的整體版圖布局和電流源陣列

3、的版圖設(shè)計。電流源陣列版圖設(shè)計是DAC版圖設(shè)計的重點也是難點,本文詳細(xì)介紹了采用的H型電源線布局和階梯狀電流源陣列布局。
   系統(tǒng)仿真結(jié)果表明,本文設(shè)計的數(shù)模轉(zhuǎn)換器DNL和INL遠(yuǎn)遠(yuǎn)小于0.5LSB(不考慮電流源工藝失配的影響),建立時間為7.452ns。當(dāng)輸入信號頻率為10MHz采樣頻率為80MHz時,DAC的信噪比為73.3407dB,無雜散動態(tài)范圍為89.9658dB,有效位數(shù)為11.8768。DAC的整體仿真性能滿足設(shè)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論