寬帶接入網絡芯片測試平臺的設計與實現.pdf_第1頁
已閱讀1頁,還剩70頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、隨著通信技術的飛速發(fā)展,接入網成為網絡應用和建設的熱點。為了滿足用戶寬帶業(yè)務的發(fā)展需要,接入網寬帶化必然是網絡的發(fā)展趨勢。因此,各種性能的網絡芯片應運而生。同時隨著半導體工藝技術的進步,寬帶接入網絡芯片的復雜度和集成度相應提高,而測試是芯片研發(fā)過程中最繁雜且耗時的流程之一。因此,寬帶接入網絡芯片測試平臺的研究和開發(fā)成為目前研究的熱點。
  本文介紹了寬帶接入網絡芯片測試平臺的軟硬件架構,分別研究和開發(fā)了套接字通信驅動、解析器驅動、

2、FPGA加載驅動和IIC總線驅動。在測試平臺上創(chuàng)新性地使用C/S框架,實現命令和文件的互傳,通過解析器將命令解析,驅動單板進行測試,并將測試結果上傳給PC。針對FPGA加載速度慢的難題,平臺建立了一種FPGA的新型被動串行加載方案,使FPGA的加載速率提高10倍以上,從而提高了FPGA的加載效率,進而縮短了測試平臺的測試周期。平臺支持各種網絡芯片的IIC和MDIO接口主從測試,提高了芯片IIC和MDIO總線接口測試覆蓋率,并且可以有效地

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論