應(yīng)用于移動終端的RSA加解密電路設(shè)計.pdf_第1頁
已閱讀1頁,還剩69頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、移動終端逐漸變?yōu)橐粋€綜合信息處理平臺,其在保護用戶信息安全的重要性不言而喻,尤其是在涉及到個人隱私、商業(yè)機密以及資金安全等方面,而RSA算法是當(dāng)前公認(rèn)的最有影響力的公鑰加密算法。為了滿足移動終端這類資源受限環(huán)境應(yīng)用中對RSA實現(xiàn)面積和性能的要求,本論文提出了應(yīng)用于移動終端的RSA加解密電路的設(shè)計與ASIC實現(xiàn)。
  本文深入分析并比較了RSA加解密的各種實現(xiàn)算法,在權(quán)衡實現(xiàn)面積和加解密速度后,確定了使用改進(jìn)的基2免減Montgom

2、ery模乘算法與模冪轉(zhuǎn)化成模乘的二進(jìn)制位掃描算法L-R模式相結(jié)合的加密算法來進(jìn)行RSA加密電路的設(shè)計,選擇基于MRC(混合基數(shù)轉(zhuǎn)換法)的CRT解密算法來進(jìn)行RSA解密電路的設(shè)計。在設(shè)計中,提出了AHB總線從機接口,并且使用深度為32bits,寬度為32bits的RAM來存儲數(shù)據(jù);此外,提出采用對256bits數(shù)據(jù)寬度進(jìn)行4次迭代運算的處理方式來取替?zhèn)鹘y(tǒng)的1024bits數(shù)據(jù)寬度的處理方式。
  本文采用Verilog HDL實現(xiàn)了

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論