基于可重構(gòu)的密碼算法的設(shè)計與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩68頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、隨著信息科技的快速發(fā)展,信息安全越來越受到人們的關(guān)注,密碼技術(shù)是保障信息安全的核心技術(shù)??芍貥?gòu)計算技術(shù)應(yīng)用于密碼處理系統(tǒng),使同一硬件實現(xiàn)多種密碼算法,既滿足了密碼算法處理對性能的要求,同時又具有較高的靈活性,提高了密碼系統(tǒng)的安全性,在商業(yè)以及軍事等領(lǐng)域具有廣闊的應(yīng)用空間。
  本文深入分析了分組密碼算法AES、DES和哈希算法SHA-3的處理結(jié)構(gòu)特點及基本操作特征,結(jié)合可重構(gòu)計算結(jié)構(gòu)的設(shè)計特點與方法,設(shè)計了一種實現(xiàn)AES、DES和

2、SHA-3算法的可重構(gòu)密碼處理結(jié)構(gòu)RCPA。該結(jié)構(gòu)主要包括可重構(gòu)處理單元PE、控制配置單元CCU、存儲單元MU、輸入輸出緩沖單元IOBU以及互聯(lián)單元ICU。本文研究了三種密碼算法的基本運算單元,對具有相似的運算單元進(jìn)行了研究分析,設(shè)計了可重構(gòu)基本處理單元??芍貥?gòu)基本處理單元根據(jù)控制配置信息進(jìn)行重構(gòu),靈活完成不同密碼算法所需的運算功能。論文基于Verilog HDL硬件描述語言對該可重構(gòu)密碼處理結(jié)構(gòu)進(jìn)行了原型設(shè)計,詳述了AES、DES和S

3、HA-3密碼算法在可重構(gòu)密碼處理結(jié)構(gòu)上的優(yōu)化與映射過程。該設(shè)計原型在CycloneⅣ系列FPGA器件上進(jìn)行了板級驗證,并在65nm CMOS工藝標(biāo)準(zhǔn)單元庫下進(jìn)行了邏輯綜合。根據(jù)ASIC綜合性能和在RCPA上的映射結(jié)果,給出了500MHz時鐘頻率下三種密碼算法的執(zhí)行性能。
  實驗結(jié)果表明,本文設(shè)計的針對AES、DES和SHA-3密碼算法的可重構(gòu)密碼處理結(jié)構(gòu)具有較高的處理性能。其密碼處理速度與一些專用可重構(gòu)密碼結(jié)構(gòu)相比性能提高了3.

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論