

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、在信息技術(shù)高速發(fā)展的當(dāng)代,信息安全技術(shù)在信息技術(shù)中的位置越來(lái)越重要,人們?cè)絹?lái)越關(guān)注信息數(shù)據(jù)的安全性,所以數(shù)據(jù)加密系統(tǒng)應(yīng)運(yùn)而生,并且得到了高速的發(fā)展[1]。作為數(shù)據(jù)加密系統(tǒng)的核心理論----力口密算法,也在不斷的發(fā)展。其中,著名的AES算法具有眾多的優(yōu)點(diǎn),得到了廣泛全面的利用。AES算法屬于對(duì)稱(chēng)加密算法,在傳輸數(shù)據(jù)時(shí),發(fā)送方和接收方需要預(yù)先知道加密的密鑰,而密鑰的分發(fā)和管理都需要消耗高昂的代價(jià)。本論文在國(guó)內(nèi)和國(guó)際上的研究成果和技術(shù)理論的基
2、礎(chǔ)上,并且經(jīng)過(guò)深入透徹的研究,提出了通過(guò)AES算法加/解密數(shù)據(jù)和RC5加/解密密鑰的混合加/解密算法。本文通過(guò)引入RC5加/解密密鑰的處理機(jī)制,有效彌補(bǔ)了AES算法在密鑰管理方面的缺陷,并且不影響數(shù)據(jù)的加/解密速度。
本研究分為三個(gè)部分:第一部分是開(kāi)發(fā)平臺(tái)概述:這一部分主要是對(duì)用FPGA實(shí)現(xiàn)AES-RC5混合加/解密算法所用的開(kāi)發(fā)工具QuartusⅡ9.0、開(kāi)發(fā)語(yǔ)言Verilog HDL和所選用的芯片EP3SL340F1760
3、C4做簡(jiǎn)要介紹;第二部分是對(duì)AES和RC5算法原理進(jìn)行了分析和比較,得出這兩種算法之間具有互補(bǔ)性,提出的AES-RC5混合加/解密算法具有可行性;第三部分是本論文研究的重點(diǎn),主要是對(duì)AES-RC5混合加/解密算法進(jìn)行了研究。首先,根據(jù)AES和RC5的算法原理,利用Veriolg HDL編寫(xiě)AES加/解密模塊、AES密鑰擴(kuò)展模塊、RC5加/解密模塊、RC5密鑰擴(kuò)展模塊的代碼;其次,對(duì)本論文提出的AES-RC5混合加/解密算法系統(tǒng)進(jìn)行了的F
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- AES加、解密算法的FPGA優(yōu)化設(shè)計(jì).pdf
- 基于FPGA的AES算法數(shù)據(jù)加解密設(shè)計(jì).pdf
- AES混合加密算法的研究及其FPGA實(shí)現(xiàn).pdf
- 基于FPGA的AES算法快速小面積實(shí)現(xiàn).pdf
- AES算法的FPGA實(shí)現(xiàn)及優(yōu)化.pdf
- AES加密算法的FPGA實(shí)現(xiàn).pdf
- 高速加-解密算法AES在無(wú)線(xiàn)局域網(wǎng)(WLAN)通信中的實(shí)現(xiàn).pdf
- 基于FPGA的動(dòng)態(tài)可重構(gòu)AES加解密系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- AES算法的FPGA設(shè)計(jì)與實(shí)現(xiàn).pdf
- AES算法的FPGA實(shí)現(xiàn)與分析.pdf
- 基于FPGA的AES算法在語(yǔ)音加密通信中的實(shí)現(xiàn).pdf
- 基于AES算法的數(shù)據(jù)加密與解密硬件設(shè)計(jì).pdf
- 基于FPGA的AES算法研究與應(yīng)用.pdf
- 基于FPGA的AES算法研究與設(shè)計(jì).pdf
- aes課程設(shè)計(jì)報(bào)告--aes加密解密的實(shí)現(xiàn)
- AES和MD5混合加密算法的硬件實(shí)現(xiàn).pdf
- 基于FPGA的CCSDS圖像壓縮和AES加密算法的實(shí)現(xiàn).pdf
- 基于RC5加密解密消息通信軟件的設(shè)計(jì)與實(shí)現(xiàn).pdf
- AES加密解密算法的高速ASIC設(shè)計(jì).pdf
- AES算法在FPGA上的優(yōu)化與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論